- Today
- Total
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | ||||||
2 | 3 | 4 | 5 | 6 | 7 | 8 |
9 | 10 | 11 | 12 | 13 | 14 | 15 |
16 | 17 | 18 | 19 | 20 | 21 | 22 |
23 | 24 | 25 | 26 | 27 | 28 |
- 재능이의 돈버는 일기
- StresslessLife
- K_JIN2SM
- 소소한 일상
- My Life Style & Memory a Box
- Blog's generation
- 공감 스토리
- 취객의 프로그래밍 연구실
- Love Me
- Dream Archive
- 세상에 발자취를 남기다 by kongmingu
- hanglesoul
- 카마의 IT 초행길
- 느리게.
- 미친듯이 즐겨보자..
- Joo studio
- Gonna be insane
- 악 다 날아갔어!! 갇대밋! 왓더...
- xopowo05
- 맑은공기희망운동
- 엔지니어 독립운동
- 혁준 블로그
- Simple in Complex with Simple
- 무의식이 의식을 지배한다
목록★─Multi Media (135)
드럼치는 프로그래머
◎ 실험 목적 ▶ D F/F와 JK F/F의 동작을 VHDL로 기술하고, 시뮬레이션을 통해 동작을 검증한다. ◎ 이론 설명 ▶ D F/F ① 한 비트 정보를 저장할 때 유용하게 사용되는 것으로 디지털 순차 회로에서 가장 널리 쓰이는 소자 중 하나이다. ② D F/F의 구조는 데이터 입력(d)과 클록(clk)을 갖고 있고, 출력 신호로는 정출력(q)과 부 출력(q_b)이 있다. ③ 클록의 에지(edge)에 의해 동작되며, 그 에지에서 D가 출력에 래치되는 동작을 한다. 상 승 에지 혹은 하강 에지의 2가지 중 하나에서 동작한다. ④ 클리어 신호(clr_b)와 프리셋 신호(pr_b)의 비동기 입력 신호를 갖는 경우도 있다. 이 신 호들을 사용하면 입력 d와 clk에 관계없이 F/F의 출력 신호 q를 클리어(..
보호되어 있는 글입니다.
보호되어 있는 글입니다.
보호되어 있는 글입니다.
수평 1단 X축 사진 수평 2단 X축 사진 수평 2단 Y축 사진 45도 1단 X축 사진 45도 1단 Y축 사진 45도 2단 X축 사진 45도 2단 Y축 사진
중간 레포트 기말 레포트
보호되어 있는 글입니다.
◎ 실험 목적 ▶ 3선/8선 디코더와 4입력 멀티플렉서의 동작을 VHDL로 기술하고, 시뮬레이션을 통해 동작을 검증한다. ▶ 추가로 8선/3선 인코더와 1선/4선 디멀티플렉서의 동작도 VHDL로 기술하고, 시뮬레이션을 통해 동작을 검증한다. ◎ 실험 장비 ▶ Xilinx ISE ▶ ModelSIM ▶ Rov-Lab 트레이닝 키트 ◎ 실험 순서 ▶ 3선/8선 디코더 ① 3선/8선 디코더의 동작을 VHDL로 기술 ② TestBenchWaveform으로 시뮬레이션 - Test Bench VHDL 코드 ③ 트레이닝 키트로 동작 검증 [ a2='0' a1='0' a0='0' : d0 ='1'] [ a2='0' a1='0' a0='1' : d1 ='1'] [ a2='0' a1='1' a0='0' : d2 ='1']..